论文格式
电气工程 会计论文 金融论文 国际贸易 财务管理 人力资源 轻化工程 德语论文 工程管理 文化产业管理 信息计算科学 电气自动化 历史论文
机械设计 电子通信 英语论文 物流论文 电子商务 法律论文 工商管理 旅游管理 市场营销 电视制片管理 材料科学工程 汉语言文学 免费获取
制药工程 生物工程 包装工程 模具设计 测控专业 工业工程 教育管理 行政管理 应用物理 电子信息工程 服装设计工程 教育技术学 论文降重
通信工程 电子机电 印刷工程 土木工程 交通工程 食品科学 艺术设计 新闻专业 信息管理 给水排水工程 化学工程工艺 推广赚积分 付款方式
  • 首页 |
  • 毕业论文 |
  • 论文格式 |
  • 个人简历 |
  • 工作总结 |
  • 入党申请书 |
  • 求职信 |
  • 入团申请书 |
  • 工作计划 |
  • 免费论文 |
  • 合作期刊 |
  • 论文同学网 |
搜索 高级搜索

当前位置:论文格式网 -> 毕业论文 -> 通信工程论文
毕业论文标题:

基于FPGA的交织编码器设计

 本文ID:LWGSW11558 价格:收费积分/100
扫一扫 扫一扫
本站会员可自行下载:下载地址 基于FPGA的交织编码器设计 (收费:12800 积分)  

通信工程论文编号:TX397  论文字数:13239,页数:39

目录

摘要 I
ABSTRACT II
第1章 绪论 1
1.1 交织编码设计背景 1
1.2 开发环境及语言介绍 2
1.2.1 开发环境Max+plusⅡ介绍 2
1.2.2 VHDL语言特点介绍 2
1.2.3 FPGA的特点与设计方法概述 3
1.3 本章小节 6
第2章 纠突发错误码的基本原理 7
2.1 纠错码分类的基本概念 7
2.1.1 按照对信元处理方法 7
2.1.2 根据校验码与信息元关系 7
2.1.3 按照纠正错误类型 7
2.1.4 按照码元取值 8
2.1.5 按照信元保护能力 8
2.2 RS码概念 8
2.3 扩散卷积码概念 9
2.4 交织编码的基本概念 10
2.5 本章小节 11
第3章 交织编码逻辑电路设计 12
3.1 整体设计思路 12
3.2 利用移位寄存器实现交织编码的逻辑电路设计 13
3.2.1 整体电路的设计 13
3.2.2 输入移位寄存器的设计 14
3.2.3输出移位寄存器的设计 15
3.2.4模16计数器的设计 16
3.2.5波形仿真 17
3.3 利用存储器实现交织编码 17
3.4 本章小节 21
第4章 交织编码器VHDL语言实现 23
4.1 整体设计思路 23
4.2 主要器件电路的VHDL语言实现 23
4.2.1 四输入与门 23
4.2.2 D触发器的设计 24
4.2.3 移位寄存器的设计 26
4.2.4 模16计数器设计 27
4.3 本章小节 29
第5章 结论 30
致谢 31
参考文献 32
附录1 FPGA 设计中的一些问题 33

摘要

 本次毕业设计的课题是“基于FPGA的交织编码器设计”,主要是考核我们信息论与编码,数字电路设计以及编程能力等方面的情况。观察独立分析设计电路能力,以及实际编程能力。以及交织编码器在实际通信系统的广泛应用。
 本课题主要解决利用移位寄存器实现交织编码电路。针对数字通信系统数据传输时接收端经常产生差错的情况,对来自信道的数据通过交织矩阵的变换,改变数据的排列顺序的交织编码方法进行探讨。在Max+PlusⅡ软件平台下,运用FPGA器件中的嵌入式双端口存储器资源和宏模块,并用VHDL语言进行程序设计,实现交织编码器。采用交织编码器可以降低误码率,提高通信质量。

关键词:FPGA,VHDL,MAX+PLUS II,交织码

ABSTRACT

 The subject of this graduation project is that “The design of interleavingcoder with FPGA”, In view of the accept data error of figure communication system which bring about in transmission process.We discuss the data recording method,These data get change through the interleaving matrix. Mainly examine our information theory and coding, the situation in respects such as digital circuit design and programming ability, etc. Observe and analyze design circuit ability, and actual programming ability independently. And the broad application of interleaingcoder in the practical communication system.
 This subject is mainly discussing the circuit realizing of interleavingcoder with shift register. Under Max+ PlusⅡ software roof garden,We apply the embedded dual port memory of FPGA device and macro model black through VHDL program design to realize interleavingcoder. It can decrease error code rat,increase the communication efficiency,with the interleaving technique.

Keywords: FPGA,VHDL,MAX+PLUS II,Interleavingcoder


相关论文
本论文在通信工程论文栏目,由论文格式网整理,转载请注明来源www.lwgsw.com,更多论文,请点论文格式范文查看
上一篇:红外异步数字通信的数据采集装置.. 下一篇:基于ofdm系统的接受分集技术
Tags:基于 FPGA 交织 编码器 设计 【收藏】 【返回顶部】
会计论文
电子机电论文
金融论文
电气自动化论文
模具设计
化学工程与工艺
机械设计
电子通信论文
英语论文
行政管理论文
物流论文
电子商务论文
法律论文
国际贸易论文
财务管理论文
人力资源论文
市场营销论文
土木工程论文
工商管理论文
工程管理论文
汉语言文学论文
教育管理论文
测控专业论文
交通工程论文
旅游管理论文
新闻专业论文
艺术设计
教育技术学论文
应用物理学论文
轻化工程论文
德语专业论文
给水排水工程
服装设计与工程
食品生物技术
材料科学与工程
电视制片管理
工业工程论文
文化产业管理
包装工程论文
印刷工程论文
信息管理论文
制药工程论文
生物工程论文
电子信息工程
信息计算科学
电气工程论文
通信工程论文
财务会计毕业论文
电子商务毕业论文
现代教育技术
信息管理专业
心理学专业
数学与应用数学
数学教育
护理学毕业论文
其他专业论文
历史学论文
学前教育毕业论文
小学教育毕业论文
教育管理毕业论文
法律专业毕业论文
汉语言文学毕业论文
工商管理毕业论文
人力资源毕业论文
营销专业毕业论文
物流专业毕业论文
计算机论文
最新文章
热门文章
计算机论文
推荐文章

本站部分文章来自网络,如发现侵犯了您的权益,请联系指出,本站及时确认删除 E-mail:349991040@qq.com

论文格式网(www.lwgsw.com--论文格式网拼音首字母组合)提供通信工程论文毕业论文格式,论文格式范文,毕业论文范文

Copyright@ 2010-2018 LWGSW.com 论文格式网 版权所有 蜀ICP备09018832号